某计算机采用大端方式,按字节编址。某指令中操作数的机器数为1234 FF00H,该操作数采用基址寻址方式,形式地址(用补码表示)为FF12H,基址寄存器内容为F000 0000H,则该操作数的LSB(最低有效字节)所在的地址是
A. F000 FF12H
B. F000 FF15H
C. EFFF FF12H
D. EFFF FF15H
查看答案
下列有关处理器时钟脉冲信号的叙述中,错误的是
A. 时钟脉冲信号由机器脉冲源发出的脉冲信号经整形和分频后形成
B. 时钟脉冲信号的宽度称为时钟周期,时钟周期的倒数为机器主频
C. 时钟周期以相邻状态单元间组合逻辑电路的最大延迟为基准确定
D. 处理器总是在每来一个时钟脉冲信号时就开始执行一条新的指令
在采用“取指、译码/取数、执行、访存、写回”5段流水线的处理器中,执行如下指令序列,其中s0、s1、s2、s3和t2表示寄存器编号。I1: add s2, s1, s0 // R[s2]← R[s1] + R[s0]I2: load s3, 0(t2) // R[3]←M[R[t2] + 0]I3: add s2, s2, s3 // R[2J← R[s2」+ R[s3]I4: store s2, 0(t2) // M[R[t2] + 0]←R[s2]下列指令对中,不存在数据冒险的是
A. I1和I3
B. I2和I3
C. I2和I4
D. I3和I4
下列关于DMA方式的叙述中,正确的是I. DMA传送前由设备驱动程序设置传送参数II. 数据传送前由DMA控制器请求总线使用权III.数据传送由DMA控制器直接控制总线完成IV.DMA传送结束后的处理由中断服务程序完成
A. 仅I、II
B. 仅I、III、IV
C. 仅II、III、IV
D. I、II、III、IV
某设备以中断方式与CPU进行数据交换,CPU主频为1 GHz.设备接口中的数据缓冲寄存器为32位,设备的数据传输率为50 kB/s。若每次中断开销(包括中断响应和中断处理)为1000个时钟周期,则CPU用于该设备输入/输出的时间占整个CPU时间的百分比最多是
A. 1.25%
B. 2.5%
C. 5%
D. 12.5%