题目内容

在CCIT CPLD/FPGA实验仪上为用户准备了一个________蜂鸣器。

查看答案
更多问题

在24MHZ 时钟下,高音1的分频系数约等于_________(10进制表示)。

casez语句中的表达式情况有三种:0、1、x。不用关心z,z可以和任何数值相等,即z =0.z= 1,z=x。

A. 对
B. 错

Verilog HDL中的case语句分为case、casez、casex三种,其中case语句最为常用。

A. 对
B. 错

先行进位加法器可以通过逻辑电路实现得出每一位全加器的进位输入信号,无需再从最低位开始向高位逐位传递进位信号。优势在于提高了运行速度,但是当加法器的位数增加时,电路的复杂程度也随之急剧上升。

A. 对
B. 错

答案查题题库