题目内容

高速缓冲存储器是介于CPU和主存之间的( ),是为了解决( )而设置的,它利用了( )。

A. 大容量存储器、CPU与主存之间速度匹配问题、程序的局部性原理
B. 小容量存储器、CPU与主存之间速度匹配问题、程序的局部性原理。
C. 小容量存储器、主存容量不够的问题、程序的局部性原理。
D. 小容量存储器、CPU与主存之间速度匹配问题、程序的正确性

查看答案
更多问题

若地址输入线n =4 ,经地址译码器译码,可译出( )个状态、分别对应几个字地址()。

A. 16、15
B. 16、16
C. 14、15
D. 16、17

()的原则是每次需要替换块的时候,将最先装入Cache中的块替换掉。

A. LRU算法
B. FIFO算法
C. LFU算法
D. 随机替换算法

存储芯片的位数不能满足存储系统所需位数应进行()。

A. 字扩展
B. 字位同时扩展
C. 位扩展
D. 不需扩展

某主存地址线有11根,数据线有8根,该主存的存储空间大小为()二进制位。

A. 8位
B. 88位
C. 2048位
D. 16384位

答案查题题库