7.9: 在图7.27所示的单周期CPU数据通路上,假设ALU的功能及ALU_OP编码如下:ALU_OP操作000算术加001算术减010位异或011逻辑左移100小于置位在其上为实现下列 MIPS 指令,写出译码与控制单元所需设置的控制信号,填入下表:(1) xor rd,rs,rt; 位异或:rs⊕rt→rd(2) sltu rd,rs,rt; 无符号数小于则置位:if (rs < rt) rd=1 else rd=0(3) sllv rd,rt,rs; 逻辑左移:(rt << rs)→rd(4) xori rt, rs, imm; 逻辑与:rs & imm→rt(5) sw rt, offset(rs); 存数:rt →(rs +offset)(6) bne rs, rt, label; 不相等转移:if(rs≠rt) PC+4+offset*4→PC(7) jal label; 无 条 件 跳 转 并 链 接 : (PC+4)→$31, {(PC+4) 高 4 位,address,0,0}→PC指令w_r_simm_srt_imm_swr_data_sALU_OPWrite_RegMem_WritePC_sxor rd,rs,rtsltu rd,rs,rtsllv rd,rt,rsxori rt, rs, immsw rt, offset(rs)bne rs, rt, labeljal label