题目内容

一个64MB的四体交叉存储器,其每个存储模块的地址引脚(块内寻址)和选择每个模块的译码器的地址输入信号应分别连接到CPU地址总线的( )。

A23—A0, A25 A24
B. A24—A0, A26 A25
C. A25—A2, A1A0
D. A26—A2, A1A0

查看答案
更多问题

CPU可直接访问的存储器是( )。

A. 硬盘
B. U盘
C. 光盘
D. 内存

主存储器用来存放( ) 。

A. 正在执行的程序和数据
B. 暂时不用的程序和数据
C. 微程序和数据
D. 微指令和数据

主存储器和CPU之间增加高速缓冲存储器的目的是( )。

A. 解决CPU与主存之间的速度匹配问题
B. 扩大主存储器的容量
C. 扩大CPU中通用寄存器的数量
D. 既扩大主存容量又扩大CPU通用寄存器数量

存储周期是指( )。

A. 存储器的读出周期
B. 存储器的写入周期
C. 存储器进行连续两次启动该存储器所需的最短时间间隔
D. 存储器进行写操作所允许的最短时间间隔

答案查题题库