搜索结果不匹配?点我反馈
更多问题
请简述STA的含义和特点。
A. 本质上是对延迟信息的计算,分析设计是否满足时序要求,无须加激励,而是直接对所有信号路径的延迟信息进行计算和比较,分析设计是否满足时序约束的要求。
B. 本质上是基于周期事件驱动的仿真,针对特定的输入所产生的输出,来分析所仿真的电路是否满足设定的性能要求。
C. 可以给出电路最长延迟。不需要生产庞大的测试向量
D. 结果直观;如果输入值不变,则将得到相同的输出值;仿真器需要模拟设计工作时的真实环境,即testbench。
E. 可能存在虚假路径;只适用于同步电路。
F. 不存在虚假路径;可以适用于同步电路和异步电路。
请简述DTA的含义和特点。
A. 本质上是对延迟信息的计算,分析设计是否满足时序要求,无须加激励,而是直接对所有信号路径的延迟信息进行计算和比较,分析设计是否满足时序约束的要求。
B. 本质上是基于周期事件驱动的仿真,针对特定的输入所产生的输出,来分析所仿真的电路是否满足设定的性能要求。
C. 可以给出电路最长延迟。不需要生产庞大的测试向量
D. 结果直观;如果输入值不变,则将得到相同的输出值;仿真器需要模拟设计工作时的真实环境,即testbench。
E. 可能存在虚假路径;只适用于同步电路。
F. 不存在虚假路径;可以适用于同步电路和异步电路。
请解释什么是建立时间和保持时间。
A. 建立时间:输入数据在送入触发器之后(被时钟有效沿采样前)必须保持稳定的最小时间。
B. 建立时间:输入数据在送入触发器之前(被时钟有效沿采样前)必须保持稳定的最小时间。
C. 保持时间:输入数据被时钟有效沿采样后必须保持稳定的最小时间。
D. 保持时间:输入数据被时钟有效沿采样前必须保持稳定的最小时间。