题目内容

下列表达式能实现b=a*4+a/8的是( )

A. b= {a[6:0], 1’b0} + {3’b000,a[7:3]};
B. b= {a[5:0], 2’b00} + {3’b000,a[7:3]};
C. b= {a[6:0], 1’b0} + {2’b000,a[6:2]};
D. b= {a[6:1], 2’b01} + {2’b000,a[6:2]};

查看答案
更多问题

Verilog中case语句属于( )语句。

A. 行为级
B. 门级
C. 数据流级
D. 开关级

在Verilog中,已知a=4’b1011;那么|a的值为( )

A. 4’b1011
B. 4’b1111
C. 1’b1
D. 1’b0

always @(posedge clk)beginreg1 <= in1;reg2 <= reg1;end已知当前in1=1’b1,reg1=1’b0,reg2=1’b1,经过1个时钟上升沿后,reg1和reg2的值分别为( )

A. reg1=1’b0, reg2=1’b0
B. reg1=1’b0, reg2=1’b1
C. reg1=1’b1, reg2=1’b0
D. reg1=1’b1, reg2=1’b1

Qartus II中编译产生的适用JTAG配置的默认配置文件的格式是( )

A. .v
B. .sof
C. .hex
D. .pof

答案查题题库